KIT | KIT-Bibliothek | Impressum | Datenschutz

A Content Adapted FPGA Memory Architecture with Pattern Recognition Capability for L1 Track Triggering in the LHC Environment

Harbaum, T. ORCID iD icon 1; Seboui, M. 1; Balzer, M. 2; Becker, J. 1; Weber, M. 2
1 Institut für Technik der Informationsverarbeitung (ITIV), Karlsruher Institut für Technologie (KIT)
2 Karlsruher Institut für Technologie (KIT)


Originalveröffentlichung
DOI: 10.1109/FCCM.2016.52
Scopus
Zitationen: 11
Dimensions
Zitationen: 12
Zugehörige Institution(en) am KIT Institut für Prozessdatenverarbeitung und Elektronik (IPE)
Institut für Technik der Informationsverarbeitung (ITIV)
Publikationstyp Proceedingsbeitrag
Publikationsjahr 2016
Sprache Englisch
Identifikator ISBN: 978-1-5090-2356-1
KITopen-ID: 1000060187
HGF-Programm 54.02.02 (POF III, LK 01) Ultraschnelle Datenauswertung
Erschienen in 24th IEEE International Symposium on Field-Programmable Custom Computing Machines, FCCM 2016; Washington; United States; 1 May 2016 through 3 May 2016
Verlag Institute of Electrical and Electronics Engineers (IEEE)
Seiten 184-191
Nachgewiesen in Dimensions
Scopus
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page