KIT | KIT-Bibliothek | Impressum | Datenschutz

A Content-Adapted FPGA Memory Architecture with Pattern Recognition Capability and Interval Compressing Technique

Harbaum, Tanja ORCID iD icon 1; Balzer, Matthias 2; Becker, Juergen 1; Weber, Marc 2
1 Institut für Technik der Informationsverarbeitung (ITIV), Karlsruher Institut für Technologie (KIT)
2 Karlsruher Institut für Technologie (KIT)


Originalveröffentlichung
DOI: 10.1109/SOCC.2018.8618493
Scopus
Zitationen: 2
Dimensions
Zitationen: 2
Zugehörige Institution(en) am KIT Institut für Prozessdatenverarbeitung und Elektronik (IPE)
Institut für Technik der Informationsverarbeitung (ITIV)
Publikationstyp Proceedingsbeitrag
Publikationsjahr 2018
Sprache Englisch
Identifikator ISBN: 978-1-5386-1491-4
KITopen-ID: 1000085711
HGF-Programm 54.02.02 (POF III, LK 01) Ultraschnelle Datenauswertung
Erschienen in Proceedings of the 31th IEEE International System-on-Chip Conference (SOCC)
Veranstaltung 31st International System-on-Chip Conference (SOCC 2018), Arlington, VA, USA, 04.09.2018 – 07.09.2018
Verlag Institute of Electrical and Electronics Engineers (IEEE)
Seiten 118-123
Nachgewiesen in Dimensions
Scopus
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page