KIT | KIT-Bibliothek | Impressum | Datenschutz

Rechnerorganisation, SS 2015, gehalten am 09.07.2015, Vorlesung 23

Bauer, Lars

Abstract:
00:00:07 Kapitel 10: Zeitverhalten des Bussystems, Systemsteuer- und Schnittstellenbausteine, Ausnahmebehandlung, DMA
00:01:25 Zeitverhalten der Systemsbussignale
00:02:18 Zeitverhalten eines synchronen Systembus
00:05:02 Timing
00:06:42 Synchroner Systembus
00:07:56 Semi-synchroner Systembus
00:15:17 Einfügen eines Wartezyklus
00:18:01 Asynchroner Systembus
00:22:31 Beispiele
00:28:41 Logic Block Diagram
00:37:49 CES Platinenlabor
00:42:20 Multiplex-Bus
00:43:45 Multiplex-Busschnittstelle
00:46:49 Zeitverhalten des Multiplexbusses
00:47:43 Daten / Adress-Multiplex-Betrieb
00:48:47 Systemsteuerbausteine
00:51:52 Schnittstellenbausteine (I/O-Controller)
00:53:39 Systembausteine in einem Mikrorechner
00:54:39 Speicherbezogene und isolierte Adressierung
00:56:58 Adressierung von Peripherie-Bausteinen
00:58:13 Anschluss der Schnittstellenbausteine an den Mikroprozessor
01:01:39 Prinzipieller Aufbau eines Systembausteins
01:04:08 Schnittstellenbaustein zwischen Mikroprozessor und Peripheriegerät
01:04:47 Ein-/Ausgabe-Verfahren
01:05:34 Prinzipieller Aufbau eines Systembausteins
01:07:31 Ein-/Ausgabe-Verfahren
01:13:55 Synchronisation der Datenübertragung zwischen Schnittstelle und Peripheriegerät
... mehr

Open Access Logo


Zugehörige Institution(en) am KIT Institut für Technische Informatik (ITEC)
Publikationstyp Audio & Video
Publikationsdatum 25.11.2015
Erstellungsdatum 09.07.2015
Sprache Deutsch
DOI 10.5445/DIVA/2015-866
Identifikator KITopen-ID: 1000113506
Lizenz KITopen-Lizenz
Serie Rechnerorganisation, SS 2015, Vorlesungen
Folge 23
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page