KIT | KIT-Bibliothek | Impressum | Datenschutz

10: Digitaltechnik und Entwurfsverfahren, Vorlesung, SS 2016, am 24.05.2016

Hanebeck, Uwe D.; KIT | Webcast [Hrsg.]

  • 0:00:00 Starten
  • 0:00:06 Kapitel 3.2.2 Schalterebene
  • 0:00:29 Schalterebene
  • 0:01:00 Transistor als Schalter
  • 0:01:29 Schaltfähigkeit
  • 0:03:01 Transmission-Gate
  • 0:12:50 Schalter und logische Verknüpfungen
  • 0:19:33 CMOS-Technologie
  • 0:20:11 Zusammenschaltung von p- und n-Kanal-MOSFETs
  • 0:21:38 Inverter in CMOS-Technologie
  • 0:23:06 NAND-Funktion in CMOS
  • 0:24:35 NOR-Funktion in CMOS
  • 0:24:57 Prinzipieller Aufbau einer CMOS-Schaltung
  • 0:33:39 Vorteil dieser Konstruktion
  • 0:34:22 Ideales Modell
  • 0:34:56 Realeres Modell
  • 0:51:36 Spannungsverlauf des Modells
  • 0:52:45 Schlussfolgerungen
  • 0:56:33 Kapitel 3.3 Entwurf von Schaltnetzen
  • 0:57:56 Kapitel 3.3.2 Minimierungsverfahren
Open Access Logo


Zugehörige Institution(en) am KIT Institut für Anthropomatik und Robotik (IAR)
Publikationstyp Audio & Video
Publikationsdatum 06.06.2016
Erstellungsdatum 24.05.2016
Sprache Deutsch
DOI 10.5445/DIVA/2016-413
Identifikator KITopen-ID: 1000114003
Lizenz KITopen-Lizenz
Serie Digitaltechnik und Entwurfsverfahren, Vorlesung, SS 2016
Folge 10
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page