KIT | KIT-Bibliothek | Impressum | Datenschutz

20: Softwaretechnik 1, Vorlesung, SS 2016, am 27.06.2016

Tichy, Walter F.; KIT | Webcast [Hrsg.]

  • 0:00:00 Starten
  • 0:00:05 Koordination: Monitore&Signalisierung
  • 0:04:04 Koordination: Konstrukte für Warten und Benachrichtigung
  • 0:04:36 Funktionsweise von Wait-Notify
  • 0:08:44 Koordination: Konstrukte für Warten und Benachrichtigung (fortsetzung)
  • 0:15:33 Koordination: Sicherheitshinweise & Faustregeln
  • 0:23:27 Unterbrechung
  • 0:27:48 Verklemmungen
  • 0:35:40 Beispiel: Vektoraddition
  • 0:48:09 java.util.concurrent
  • 0:55:28 Beispiel: Semaphore
  • 1:03:31 Kapitel 4.2.2 - Parallele Algorithmen
  • 1:03:59 Matrix-Vektor-Multiplikation: Problemstellung
  • 1:08:30 Matrix-Vektor-Multiplikation: Parallelisierung
  • 1:12:39 Matrix-Vektor-Multiplikation: Sequenzieller Algorithmus
  • 1:17:01 Matrix-Vektor-Multiplikation: Parallele Implementierung
  • 1:21:23 Matrix-Vektor-Multiplikation: Aufteilung der Rechenlast
  • 1:21:50 Matrix-Vektor-Multiplikation: Mögliche Algorithmen


Zugehörige Institution(en) am KIT Institut für Programmstrukturen und Datenorganisation (IPD)
Publikationstyp Audio & Video
Publikationsdatum 30.06.2016
Erstellungsdatum 27.06.2016
DOI 10.5445/DIVA/2016-499
Identifikator KITopen-ID: 1000114087
Serie Softwaretechnik I, Vorlesung und Übung, SS 2016
Lizenz KITopen-Lizenz
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page