KIT | KIT-Bibliothek | Impressum | Datenschutz

Runtime Accuracy-Configurable Approximate Hardware Synthesis Using Logic Gating and Relaxation

Alan, T. 1; Gerstlauer, A.; Henkel, J. 1
1 Karlsruher Institut für Technologie (KIT)


Originalveröffentlichung
DOI: 10.23919/DATE48585.2020.9116272
Scopus
Zitationen: 7
Dimensions
Zitationen: 3
Zugehörige Institution(en) am KIT Institut für Technische Informatik (ITEC)
Publikationstyp Proceedingsbeitrag
Publikationsjahr 2020
Sprache Englisch
Identifikator ISBN: 978-3-9819263-4-7
KITopen-ID: 1000122832
Erschienen in Proceedings of the 2020 Design, Automation and Test in Europe Conference and Exhibition, DATE 2020, Grenoble, France, 9 - 13 March 2020
Veranstaltung Design, Automation and Test in Europe Conference and Exhibition (DATE 2020), Grenoble, Frankreich, 09.03.2020 – 13.03.2020
Verlag EDA Consortium
Seiten 1578-1581
Nachgewiesen in Scopus
Dimensions
Relationen in KITopen
Globale Ziele für nachhaltige Entwicklung Ziel 7 – Bezahlbare und saubere Energie
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page