KIT | KIT-Bibliothek | Impressum | Datenschutz

Breaking an FPGA-Integrated NIST SP 800-193 Compliant TRNG Hard-IP Core with On-Chip Voltage-Based Fault Attacks

Gnad, Dennis R. E. 1; Hu, Jiaqi 1; Tahoori, Mehdi B. 1
1 Institut für Technische Informatik (ITEC), Karlsruher Institut für Technologie (KIT)


Originalveröffentlichung
DOI: 10.1109/FPL57034.2022.00066
Scopus
Zitationen: 1
Dimensions
Zitationen: 1
Zugehörige Institution(en) am KIT Institut für Technische Informatik (ITEC)
Publikationstyp Proceedingsbeitrag
Publikationsjahr 2023
Sprache Englisch
Identifikator ISBN: 978-1-66547-390-3
KITopen-ID: 1000157126
Erschienen in 2022 32nd International Conference on Field-Programmable Logic and Applications (FPL)
Veranstaltung 32nd International Conference on Field-Programmable Logic and Applications (FPL 2022), Belfast, Vereinigtes Königreich, 29.08.2022 – 02.09.2022
Verlag Institute of Electrical and Electronics Engineers (IEEE)
Seiten 397–403
Serie International Conference on Field-programmable Logic and Applications
Vorab online veröffentlicht am 13.02.2023
Nachgewiesen in Dimensions
Scopus
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page