KIT | KIT-Bibliothek | Impressum | Datenschutz

InP DHBT-based clock and data recovery circuits for ultra-high-speed optical data links

Makon, Robert Elvis

Abstract:

In this work, up to 80 Gbit/s monolithically integrated clock and data recovery (CDR) circuits with 1:2 demultiplexer are developed. The integrated circuits are manufactured using an InP double heterojunction bipolar transistor (DHBT) technology, featuring cut-off frequency values of more than 250 GHz. The outstanding and (to some extent) record achievements throughout the work make an essential contribution to the development of future optical telecommunication networks operating at 80 Gbit/s.


Volltext §
DOI: 10.5445/KSP/1000004568
Die gedruckte Version dieser Publikation können Sie hier kaufen.
Cover der Publikation
Zugehörige Institution(en) am KIT Fakultät für Elektrotechnik und Informationstechnik (ETIT)
Publikationstyp Hochschulschrift
Publikationsjahr 2006
Sprache Englisch
Identifikator ISBN: 3-86644-045-6
urn:nbn:de:0072-45684
KITopen-ID: 1000004568
Verlag Universitätsverlag Karlsruhe
Umfang VI, 167 S.
Art der Arbeit Dissertation
Fakultät Fakultät für Elektrotechnik und Informationstechnik (ETIT)
Prüfungsdaten 09.02.2006
Schlagwörter Optical link, InP DHBT, Clock and data recovery, Phase detector, Phase-locked loop
Referent/Betreuer Weimann, G.
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page