KIT | KIT-Bibliothek | Impressum | Datenschutz

Cross-Layer Resiliency Modeling and Optimization: A Device to Circuit Approach

Kiamehr, Saman

Abstract:

The never ending demand for higher performance and lower power consumption pushes the VLSI industry to further scale the technology down. However, further downscaling of technology at nano-scale leads to major challenges. Reduced reliability is one of them, arising from multiple sources e.g. runtime variations, process variation, and transient errors. The objective of this thesis is to tackle unreliability with a cross layer approach from device up to circuit level.


Volltext §
DOI: 10.5445/IR/1000048046
Cover der Publikation
Zugehörige Institution(en) am KIT Institut für Technische Informatik (ITEC)
Publikationstyp Hochschulschrift
Publikationsjahr 2015
Sprache Englisch
Identifikator urn:nbn:de:swb:90-480467
KITopen-ID: 1000048046
Verlag Karlsruher Institut für Technologie (KIT)
Art der Arbeit Dissertation
Fakultät Fakultät für Informatik (INFORMATIK)
Institut Institut für Technische Informatik (ITEC)
Prüfungsdaten 11.05.2015
Referent/Betreuer Tahoori, M. B.
KIT – Die Forschungsuniversität in der Helmholtz-Gemeinschaft
KITopen Landing Page